Flip phase of SGPIO enable, to shift samples captured from incorrect "Q0/I1, Q1/I2" to "Q0/I0, Q1/I1".
Update CPLD bitstreams.
This commit is contained in:
@ -1,5 +1,5 @@
|
|||||||
// Created using Xilinx Cse Software [ISE - 13.4]
|
// Created using Xilinx Cse Software [ISE - 13.4]
|
||||||
// Date: Thu Feb 14 12:00:19 2013
|
// Date: Wed Feb 27 16:39:56 2013
|
||||||
|
|
||||||
TRST OFF;
|
TRST OFF;
|
||||||
ENDIR IDLE;
|
ENDIR IDLE;
|
||||||
@ -254,7 +254,7 @@ SDR 281 TDI (002bc9fffffffffffffffffffffffffffffffffffffffffffffffffffffffffffff
|
|||||||
RUNTEST 10000 TCK;
|
RUNTEST 10000 TCK;
|
||||||
SDR 281 TDI (0128fffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffe1d) ;
|
SDR 281 TDI (0128fffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffe1d) ;
|
||||||
RUNTEST 10000 TCK;
|
RUNTEST 10000 TCK;
|
||||||
SDR 281 TDI (01aa01fffff7ffffffffffffffffffffffebfefffffffffffffffffffffffffffffffe7c) ;
|
SDR 281 TDI (01aa01ffffefffffffffffffffffffffffebfefffffffffffffffffffffffffffffffe7c) ;
|
||||||
RUNTEST 10000 TCK;
|
RUNTEST 10000 TCK;
|
||||||
SDR 281 TDI (00abc1fffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffe0f) ;
|
SDR 281 TDI (00abc1fffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffe0f) ;
|
||||||
RUNTEST 10000 TCK;
|
RUNTEST 10000 TCK;
|
||||||
@ -785,7 +785,7 @@ SDR 7 TDI (6a) SMASK (7f) ;
|
|||||||
RUNTEST DRPAUSE 20 TCK;
|
RUNTEST DRPAUSE 20 TCK;
|
||||||
ENDDR IDLE;
|
ENDDR IDLE;
|
||||||
RUNTEST IDLE 100 TCK;
|
RUNTEST IDLE 100 TCK;
|
||||||
SDR 274 TDI (03ffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffff) SMASK (03ffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffff) TDO (0201fffff7ffffffffffffffffffffffebfefffffffffffffffffffffffffffffffe7c) MASK (
|
SDR 274 TDI (03ffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffff) SMASK (03ffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffff) TDO (0201ffffefffffffffffffffffffffffebfefffffffffffffffffffffffffffffffe7c) MASK (
|
||||||
03ffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffff) ;
|
03ffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffff) ;
|
||||||
RUNTEST 100 TCK;
|
RUNTEST 100 TCK;
|
||||||
ENDDR DRPAUSE;
|
ENDDR DRPAUSE;
|
||||||
@ -1666,7 +1666,7 @@ SDR 7 TDI (6a) SMASK (7f) ;
|
|||||||
RUNTEST DRPAUSE 20 TCK;
|
RUNTEST DRPAUSE 20 TCK;
|
||||||
ENDDR IDLE;
|
ENDDR IDLE;
|
||||||
RUNTEST IDLE 100 TCK;
|
RUNTEST IDLE 100 TCK;
|
||||||
SDR 274 TDI (03ffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffff) SMASK (03ffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffff) TDO (0201fffff7ffffffffffffffffffffffebfefffffffffffffffffffffffffffffffe7c) MASK (
|
SDR 274 TDI (03ffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffff) SMASK (03ffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffff) TDO (0201ffffefffffffffffffffffffffffebfefffffffffffffffffffffffffffffffe7c) MASK (
|
||||||
03ffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffff) ;
|
03ffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffffff) ;
|
||||||
RUNTEST 100 TCK;
|
RUNTEST 100 TCK;
|
||||||
ENDDR DRPAUSE;
|
ENDDR DRPAUSE;
|
||||||
|
Binary file not shown.
@ -1,5 +1,5 @@
|
|||||||
Programmer Jedec Bit Map
|
Programmer Jedec Bit Map
|
||||||
Date Extracted: Thu Feb 14 11:55:50 2013
|
Date Extracted: Wed Feb 27 16:34:46 2013
|
||||||
|
|
||||||
QF25812*
|
QF25812*
|
||||||
QP100*
|
QP100*
|
||||||
@ -420,7 +420,7 @@ L014016 111111111111111111111111111111111111111111111111111111111111111111111111
|
|||||||
L014096 11111111111011111111111111111111111111111111111111111111111111111111111111111111*
|
L014096 11111111111011111111111111111111111111111111111111111111111111111111111111111111*
|
||||||
L014176 11111111111111111111111111111111111111111111111111111111111111111111111111111111*
|
L014176 11111111111111111111111111111111111111111111111111111111111111111111111111111111*
|
||||||
L014256 11111111111111111111111111111111111111111111111111111111111111111111111111111111*
|
L014256 11111111111111111111111111111111111111111111111111111111111111111111111111111111*
|
||||||
L014336 11110111111111111111111111111111111111111111111111111111111111111111111111111111*
|
L014336 11111011111111111111111111111111111111111111111111111111111111111111111111111111*
|
||||||
L014416 11111111111111111111111111111111111111111111111111111111111111111111111111111111*
|
L014416 11111111111111111111111111111111111111111111111111111111111111111111111111111111*
|
||||||
L014496 11111111111111111111111111111111111111111111111111111111111111111111111111111111*
|
L014496 11111111111111111111111111111111111111111111111111111111111111111111111111111111*
|
||||||
L014576 11111111111111111111111111111111111111111111111111111111111111111111111111111111*
|
L014576 11111111111111111111111111111111111111111111111111111111111111111111111111111111*
|
||||||
@ -753,5 +753,5 @@ L025810 0*
|
|||||||
Note I/O Bank 1 Vcco *
|
Note I/O Bank 1 Vcco *
|
||||||
L025811 0*
|
L025811 0*
|
||||||
|
|
||||||
C0AA3*
|
C0A93*
|
||||||
D0B9
|
D0B1
|
||||||
|
@ -116,7 +116,7 @@ begin
|
|||||||
process(host_clk_i, codec_clk_i)
|
process(host_clk_i, codec_clk_i)
|
||||||
begin
|
begin
|
||||||
if rising_edge(host_clk_i) then
|
if rising_edge(host_clk_i) then
|
||||||
if codec_clk_i = '1' then
|
if codec_clk_i = '0' then
|
||||||
host_data_capture_o <= host_data_enable_i;
|
host_data_capture_o <= host_data_enable_i;
|
||||||
end if;
|
end if;
|
||||||
end if;
|
end if;
|
||||||
|
Reference in New Issue
Block a user